Las redes de interconexion electronicas, tienen un impacto directo en la limitacion de potencia, ancho de banda y latencia de los chips multiprocesadores (CMPs) actuales. Estas limitaciones sumadas a la inhabilidad de escalar eficientemente a cientos de nucleos, la presenta como una solucion poco viable a largo plazo. El empleo de la tecnologıa de punta que usa la nanofotonica sobre silicio, se presenta como una solucion prometedora a este problema, ya que no solo permite el flujo de grandes cantidades de datos en una misma lınea de transmision, sino que tiene una facilidad de integracion con la microelectronica actual manteniendo al mismo tiempo los bajos costes de fabricacion, gracias a que se pueden reutilizar las tecnicas de manufactura de semiconductores tradicionales. En este proyecto se simularon y evaluaron las redes de interconexion con topologıa C-Mesh nanofotonicas hıbridas sobre silicio para chips multiprocesadores con el fin de conocer si realmente son ma ́s eficiente en terminos de consumo de potencia y latencia que sus equivalentes electronicos.